
Veuillez utiliser cette adresse pour citer ce document :
https://rinacional.tecnm.mx/jspui/handle/TecNM/1634
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.advisor | Gómez Ramírez, Emmanuel | - |
dc.contributor.author | Gómez Ramírez, Emmanuel | - |
dc.creator | Olivas Pérez, Carlos Antonio | - |
dc.date.accessioned | 2021-07-27T12:20:52Z | - |
dc.date.available | 2021-07-27T12:20:52Z | - |
dc.date.issued | 2019-11-04 | - |
dc.identifier.uri | https://rinacional.tecnm.mx/jspui/handle/TecNM/1634 | - |
dc.description | Diseñar y validar un módulo e interfaz para transductores inteligentes implementando el protocolo 21451 de la IEEE. | es_MX |
dc.language.iso | spa | es_MX |
dc.publisher | Tecnológico Nacional de México | es_MX |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0 | es_MX |
dc.subject | info:eu-repo/classification/cti/7 | es_MX |
dc.title | Diseño y validación de un módulo e interfaz para transductores inteligentes a través del protocolo 21451 de la IEEE | es_MX |
dc.type | info:eu-repo/semantics/masterThesis | es_MX |
dc.contributor.director | Gómez Ramírez, Emmanuel | - |
dc.contributor.director | Coto Fuentes, Hesner | - |
dc.folio | (21)-TMCIE - 2019 | es_MX |
dc.rights.access | info:eu-repo/semantics/openAccess | es_MX |
dc.publisher.tecnm | Instituto Tecnológico de La Laguna | es_MX |
Collection(s) : | Maestría en Ciencias en Ingeniería Eléctrica |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
(21)-TMCIE - 2019-Carlos Antonio Olivas Pérez .pdf | 17.02 MB | Adobe PDF | Voir/Ouvrir |
Ce document est protégé par copyright |
Ce document est autorisé sous une licence de type Licence Creative Commons