Tesis Validadas: 2,591

Tesis de Posgrado: 2650

Número de Visitas: contador visitas

Please use this identifier to cite or link to this item: https://rinacional.tecnm.mx/jspui/handle/TecNM/4835
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorJuárez Balderas, Mario Alberto%99207-
dc.contributor.authorRodríguez Cortes, Christopher Jesús-
dc.creatorRodríguez Cortes, Christopher Jesús%1078056-
dc.date.accessioned2022-12-01T00:25:33Z-
dc.date.available2022-12-01T00:25:33Z-
dc.date.issued2022-07-15-
dc.identifier.urihttps://rinacional.tecnm.mx/jspui/handle/TecNM/4835-
dc.descriptionEn este trabajo de tesis se presenta el diseño, análisis, simulaciones numéricas, implementación y pruebas experimentales de dos distintos convertidores CA-CD enfocados la mejora del factor de potencia. La estructura de los convertidores está basada en un rectificador no controlado seguido de un convertidor CD-CD no aislado. Uno de los convertidores incorpora un convertidor reductor multifase que tiene un filtro LC a la entrada. Otro de los convertidores incorpora un convertidor reductor con una relación de conversión extendida. Ambos convertidores de CD-CD tienen como principales características la reducción del voltaje de entrada y la existencia de un inductor a la entrada del convertidor. Este inductor de entrada permite filtrar las componentes de conmutación hacia la red eléctrica. Se propone en este trabajo de tesis que los convertidores CD-CD operen en modo de conducción discontinua en la etapa de la salida y en modo de conducción continua el inductor de entrada. Se proponen dos controladores para las dos topologías propuestas que están formados por dos lazos de control; uno de voltaje y uno de corriente. Los controladores propuestos permiten regular el voltaje de salida y hacer seguimiento de la corriente de red, para asegurar un factor de potencia cercano a la unidad. Se implementan dos prototipos experimentales con el objetivo de validar experimentalmente las soluciones propuestos. Los resultados experimentales muestran un desempeño aceptable en lazo cerrado usando los controladores propuestos.es_MX
dc.language.isospaes_MX
dc.publisherTecnológico Nacional de Méxicoes_MX
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0es_MX
dc.subjectinfo:eu-repo/classification/cti/7es_MX
dc.subject.otherCorrección del factor de potencia, factor de potencia, THDes_MX
dc.titleSISTEMA DE RECTIFICACION CON UNA ETAPA DE CD-CDes_MX
dc.typeinfo:eu-repo/semantics/masterThesises_MX
dc.contributor.directorSosa Zúñiga, José Miguel%IT17B202-
dc.folio031826es_MX
dc.rights.accessinfo:eu-repo/semantics/openAccesses_MX
dc.publisher.tecnmInstituto Tecnológico Superior de Irapuatoes_MX
Appears in Collections:TESIS DE MAESTRIA EN ELECTRONICA

Files in This Item:
File Description SizeFormat 
5-TESIS-CHRISTOPHER JESÚS.pdfTESIS TEXTO COMPLETO12.44 MBAdobe PDFView/Open
1-LICENCIA_AUTOR-CJRC.pdf
  Until 2100-12-31
LICENCIA DE AUTOR469.2 kBAdobe PDFView/Open Request a copy
2-LICENCIA-DIRECTOR-MIGUEL-SOSA.pdf
  Until 2100-12-31
LICENCIA DE DIRECTOR477.89 kBAdobe PDFView/Open Request a copy
3-LICENCIA-CODIRECTOR-MARIO-ALBERTO.pdf
  Until 2100-12-31
TESIS DE CODIRECTOR474.26 kBAdobe PDFView/Open Request a copy


This item is protected by original copyright



This item is licensed under a Creative Commons License Creative Commons