Tesis Validadas: 2,591

Tesis de Posgrado: 2650

Número de Visitas: contador visitas

Please use this identifier to cite or link to this item: https://rinacional.tecnm.mx/jspui/handle/TecNM/5402
Title: REDUCCIÓN DE PÉRDIDAS DE POTENCIA EN ACOPLADORES DIRECCIONALES BASADOS EN TECNOLOGÍA CBCPW
Authors: Castañeda Ibarra, Víctor Rodrigo.
Issue Date: 2022-11-01
Publisher: Tecnológico Nacional de México
metadata.dc.publisher.tecnm: Instituto Tecnológico de Ciudad Madero
Description: El uso de conductores de respaldo en guías de onda coplanares es muy atractivo debido a las propiedades de aislamiento y de refuerzo en la estructura mecánica que ofrecen a circuitos MICs (Microwave Integrated Circuits) y MMICs (Monolithic Microwave Integrated Circuits). Sin embargo, también existen desventajas específicas debido al acoplamiento que existe entre los planos de tierra laterales y el conductor posterior, como lo son ciertos efectos de resonancia que se producen debido a la excitación de modos de placas paralelas y con ello la potencia se fuga a través del dieléctrico. Las fugas de potencia producidas pueden ser especialmente perjudiciales causando ineficiencia en aplicaciones donde el sustrato es muy delgado y también en aplicaciones de alta frecuencia, lo cual es una desventaja cuando se implementan geometrías respaldadas por material conductor. Este tipo de problemas también se observa en la construcción de acopladores direccionales con estructuras respaldadas con conductor, por lo cual es importante implementar estrategias de supresión de modos con el objetivo de evitar pérdidas de potencia frecuencias cercanas a la frecuencia de operación del acoplador. Con el fin de reducir las pérdidas de potencia debidas a la excitación de modos de placas paralelas en este trabajo se implementan métodos de supresión de modos en acopladores con geometrías respaldadas por material conductor. Para validar esta propuesta, se diseña un acoplador direccional de 10 dB con impedancia característica de 50 Ω para una frecuencia central en la banda C (5 GHz) y empleando diferentes configuraciones de barreras de vías. Los resultados de simulación muestran una disminución en las pérdidas de potencia del 30% en comparación con aquellas alcanzadas usando acopladores basados en tecnología CBCPW alrededor de la frecuencia de operación.
metadata.dc.type: info:eu-repo/semantics/masterThesis
Appears in Collections:Maestría en Ingeniería Eléctrica

Files in This Item:
File Description SizeFormat 
G13071756_donacion_tesis_bib.pdf3.56 MBAdobe PDFView/Open
G13071756_licencia.pdf
  Until 2050-01-01
186.71 kBAdobe PDFView/Open Request a copy


This item is protected by original copyright



This item is licensed under a Creative Commons License Creative Commons