Veuillez utiliser cette adresse pour citer ce document :
https://rinacional.tecnm.mx/jspui/handle/TecNM/5402
Titre: | REDUCCIÓN DE PÉRDIDAS DE POTENCIA EN ACOPLADORES DIRECCIONALES BASADOS EN TECNOLOGÍA CBCPW |
Auteur(s): | Castañeda Ibarra, Víctor Rodrigo. |
Date de publication: | 2022-11-01 |
Editeur: | Tecnológico Nacional de México |
metadata.dc.publisher.tecnm: | Instituto Tecnológico de Ciudad Madero |
Description: | El uso de conductores de respaldo en guías de onda coplanares es muy atractivo debido a las propiedades de aislamiento y de refuerzo en la estructura mecánica que ofrecen a circuitos MICs (Microwave Integrated Circuits) y MMICs (Monolithic Microwave Integrated Circuits). Sin embargo, también existen desventajas específicas debido al acoplamiento que existe entre los planos de tierra laterales y el conductor posterior, como lo son ciertos efectos de resonancia que se producen debido a la excitación de modos de placas paralelas y con ello la potencia se fuga a través del dieléctrico. Las fugas de potencia producidas pueden ser especialmente perjudiciales causando ineficiencia en aplicaciones donde el sustrato es muy delgado y también en aplicaciones de alta frecuencia, lo cual es una desventaja cuando se implementan geometrías respaldadas por material conductor. Este tipo de problemas también se observa en la construcción de acopladores direccionales con estructuras respaldadas con conductor, por lo cual es importante implementar estrategias de supresión de modos con el objetivo de evitar pérdidas de potencia frecuencias cercanas a la frecuencia de operación del acoplador. Con el fin de reducir las pérdidas de potencia debidas a la excitación de modos de placas paralelas en este trabajo se implementan métodos de supresión de modos en acopladores con geometrías respaldadas por material conductor. Para validar esta propuesta, se diseña un acoplador direccional de 10 dB con impedancia característica de 50 Ω para una frecuencia central en la banda C (5 GHz) y empleando diferentes configuraciones de barreras de vías. Los resultados de simulación muestran una disminución en las pérdidas de potencia del 30% en comparación con aquellas alcanzadas usando acopladores basados en tecnología CBCPW alrededor de la frecuencia de operación. |
metadata.dc.type: | info:eu-repo/semantics/masterThesis |
Collection(s) : | Maestría en Ingeniería Eléctrica |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
G13071756_donacion_tesis_bib.pdf | 3.56 MB | Adobe PDF | Voir/Ouvrir | |
G13071756_licencia.pdf Jusqu'Ã 2050-01-01 | 186.71 kB | Adobe PDF | Voir/Ouvrir Demander une copie |
Ce document est protégé par copyright |
Ce document est autorisé sous une licence de type Licence Creative Commons