Tesis Validadas: 2,591

Tesis de Posgrado: 2650

Número de Visitas: contador visitas

Veuillez utiliser cette adresse pour citer ce document : https://rinacional.tecnm.mx/jspui/handle/TecNM/6648
Titre: DISEÑO DE UN SISTEMA DE LINEALIZACIÓN DE COMPORTAMIENTO PARA UN AMPLIFICADOR DE POTENICA DE LTE
Auteur(s): Flores Hernandez, Leonardo%1033943
metadata.dc.subject.other: 64-QAM, LTE, QPSK, RF-PAs, Transceptor
Date de publication: 2021-12-31
Editeur: Tecnológico Nacional de México
metadata.dc.publisher.tecnm: Instituto Tecnológico de Tijuana
Description: La predistorsión digital (DPD, Digital Pre-Distortion) es un método común para compensar las no linealidades de amplificadores de potencia (PA, Power Amplifier) de radiofrecuencia (RF, Radio-Frequency) que le permite trabajar con una alta eficiencia de potencia cercana de su zona de saturación. En este trabajo se presenta un esquema de linealización para modulación digital tipo QPSK y 64-QAM desarrollado en un transceptor de RF. La etapa de modelado se basa en un modelo polinomial de memoria con profundidad de memoria flexible y orden de no linealidad, además se adapta un esquema de enfoque de aprendizaje indirecto (ILA, Indirect Learning Architecture) para la corrección espectral. En este caso, se realiza un barrido para caracterizar el amplificador de potencia de RF comercial del AD9361. Se presentan resultados experimentales para validar el QPSK con una frecuencia portadora de 2.4 GHz con un ancho de banda de 18 MHz, y para un 64-QAM multiplexado por LTE con un ancho de banda de 4.5 MHz y 9 MHz. Se logra la mejora del recrecimiento espectral de 8 dB para una señal QPSK de 18 MHz y se demuestra como empeora en 10 dBm/Hz debido al comportamiento no lineal del amplificador para la señal LTE con un ancho de banda de 4.5 MHz y 12 dBm/Hz dB para la señal LTE con un ancho de banda de 9 MHz. El sistema desarrollado es aplicable para estaciones base de femtocélulas, picocélulas y microcélulas y representa el punto de partida de un sistema de predistorsión digital para RF-PA de potencia media y alta. Se logra un excelente rendimiento de linealización con implementación de hardware de baja complejidad computacional.
metadata.dc.type: info:eu-repo/semantics/masterThesis
Collection(s) :MAESTRÍA EN CIENCIAS DE LA INGENIERÍA

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Tesis Leonardo Flores Hernandez.pdf5.62 MBAdobe PDFVoir/Ouvrir
Cesión de derechos de Leonardo Flores Hernandez.pdf
  Accès limité
582.78 kBAdobe PDFVoir/Ouvrir    Demander une copie


Ce document est protégé par copyright



Ce document est autorisé sous une licence de type Licence Creative Commons Creative Commons