Utilize este identificador para referenciar este registo:
https://rinacional.tecnm.mx/jspui/handle/TecNM/6652
Título: | PROCESADOR DE USO DEDICADO GSGP COMO DISPOSITIVO DE IoT |
Autor: | SALAS VILLEGAS, RUBEN DARIO%993254 |
metadata.dc.subject.other: | Internetdelascosas,Aprendizajemáquina,GSGP,FPGA,VHDL. |
Data: | 2022-06-16 |
Editora: | Tecnológico Nacional de México |
metadata.dc.publisher.tecnm: | Instituto Tecnológico de Tijuana |
Descrição: | En este trabajo de tesis se diseñó un algoritmo en HDL de una variante GSGP para su implementación paralela en un dispositivo FPGA,el cual lleva por nombre, procesador dedicado GSGP-VHDL.GSGP-VHDL consta de 5 etapas,las cuales son: generación de la población,evaluación inicial, mutación de los individuos,evaluación de calidad y selección del mejor individuo. Para determinar el rendimiento del GSGP-VHDL se realizaron experimentos con 6 problemas del estado-del-arte de regresión simbólica, housing, energy heating, energy cooling, concrete, yatch y tower,estos experimentos se hicieron con 2 y 12 variables.Los resultadosexperimentales muestran que el tiempo de ejecución del GSGP-VHDL es del orden de los microsegundos, en comparación con el GSGP-Softwarequeesdesegundose inclusominutos. Los resultados obtenidos demuestran que elprocesador dedicado GSGP-VHDL es un sistema competitivo en rendimiento, por lo que seconsidera factibles aplicación en resolución de problemas de IoT. |
metadata.dc.type: | info:eu-repo/semantics/masterThesis |
Aparece nas colecções: | MAESTRÍA EN CIENCIAS DE LA INGENIERÍA |
Ficheiros deste registo:
Ficheiro | Descrição | Tamanho | Formato | |
---|---|---|---|---|
Tesis Ruben Dario Salas Villegas.pdf | 3.99 MB | Adobe PDF | Ver/Abrir | |
Cesión de derechos Ruben Dario Salas Villegas.pdf Restricted Access | 500.47 kB | Adobe PDF | Ver/Abrir Request a copy |
Este registo está protegido por copyright original. |
Este registo está protegido por Licença Creative Commons